Veuillez utiliser cette adresse pour citer ce document :
http://dspace.univ-tiaret.dz:80/handle/123456789/530
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | DAOUD Hayat | - |
dc.date.accessioned | 2021-12-01T13:42:02Z | - |
dc.date.available | 2021-12-01T13:42:02Z | - |
dc.date.issued | 2019 | - |
dc.identifier.uri | http://dspace.univ-tiaret.dz:8080/jspui/handle/123456789/530 | - |
dc.description.abstract | Les approches pour la conception de tolérance aux fautes de réseau sur puce (NoC) pour une utilisation dans un System-on-Chip (SoC) à base de technologie reconfigurable FPGA sont complexes surtout pour les systèmes sur puce multiprocesseur (MPSoC). Pour ce but, l'utilisation de méthodes formelles rigoureuses, basées sur la conception incrémentale et la théorie de la preuve, est devenue une étape essentielle dans le processus de validation. La méthode formelle Event-B est une approche prometteuse pour être utilisée pour développer un modèle et de prouver la sûreté de fonctionnement des architectures MPSoCs. À cet effet, ce manuscrit propose une approche de la vérification formelle pour NoCs et les contraintes de sûreté de fonctionnement d‘une architecture NoC comprenant le choix relatif au chemin de routage des paquets de données et la stratégie imposée pour les nœuds détectés comme défectueux. Le processus de formalisation est basé sur un développement correctement validé par construction de l'architecture NoC en utilisant le formalisme de Event-B. La partie statique du modèle est spécifiée dans le contexte et la partie dynamique dans la machine. Les résultats obtenus par raffinement démontrent l‘efficacité de détecter au préalable des erreurs dans un système afin de proposer des solutions pour assurer un fonctionnement fiable. | en_US |
dc.language.iso | fr | en_US |
dc.publisher | Université Ibn Khaldoun -Tiaret- | en_US |
dc.subject | Réseau sur puce, Switch, Routage adaptatif, Machine, Contexte, Modèle, Spécification, Raffinement, Preuve formelle, Correction par construction. | en_US |
dc.title | Conception Incrémentale Prouvée pour prototypage rapide de NoC tolérant aux fautes à base de technologie FPGA : CIPRONoC | en_US |
dc.type | Thesis | en_US |
Collection(s) : | Doctorat |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
DOC INFO DAOUD HAYAT.02.05.2019.pdf | 3,53 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.