Veuillez utiliser cette adresse pour citer ce document :
http://dspace.univ-tiaret.dz:80/handle/123456789/784
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | CHETOUANE, Mohamed | - |
dc.date.accessioned | 2022-05-11T09:11:27Z | - |
dc.date.available | 2022-05-11T09:11:27Z | - |
dc.date.issued | 2016 | - |
dc.identifier.uri | http://dspace.univ-tiaret.dz:8080/jspui/handle/123456789/784 | - |
dc.description.abstract | Dans ce travail, nous présentons l’optimisation, la conception et l'implémentation du crypto système à clé publique ECC embarqué sur un circuit FPGA de Xilinx. Les tailles des clés considérées sont de 192 bits. Les multiplications scalaire et modulaire sont les opérations principales du chiffrement/déchiffrement ECC. L’utilisation des coordonnées Jacobiennes pour l’additionnement et doublement élimine l’inversion modulaire qui est très couteuse et donne un meilleur coût en termes de complexité calculatoire. Nous avons utilisé deux multiplieurs de Montgomery en parallèle, ce qui a donné un bon compromis entre le temps d’exécution et la surface occupé. Pour optimiser le multiplieur en termes d’architecture, nous avons utilisé un compresseur 4 : 2 pour éliminer la propagation des retenues dans le multiplieur. Nous avons réalisé la conception matérielle de la multiplication scalaire et son implémentation sur circuit FPGA avec l’outil ISE 12.2 de Xilinx. | en_US |
dc.language.iso | fr | en_US |
dc.publisher | Université Ibn Khaldoun -Tiaret- | en_US |
dc.subject | Crypto système, ECC, FPGA, Multiplication scalaire, Compresseur 4 : 2. | en_US |
dc.title | Crypto système ECC embarqué sur circuit FPGA. | en_US |
dc.type | Thesis | en_US |
Collection(s) : | Magister |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
MAGISTER INFO CHETOUANE MOHAMED -2016.pdf | 4,4 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.